

# Universidade Federal de Viçosa Departamento de Informática INF 498 - Seminário I



# Implementação de algoritmos de mineração em FPGA

Aluno: Michael Canesche

Orientador: Ricardo dos Santos Ferreira

Co-orientador: Giovanni Ventorim Comarela

## Sumário

- O que será feito
- Objetivos
- Motivação
- Ferramentas
  - FPGA
- Cronograma
- Referência
- Agradecimentos



<sup>\*</sup> Imagem sugestiva retirada no google imagens

#### O que será feito

- Serão implementados três algoritmos de mineração de dados
  - K-Means
  - K-Medoids
  - K-Center
- Os algoritmos serão implementados em FPGA
  - Placa Mercurio IV (FPGA Cyclone IV) da Intel/Macnica
  - HARPv2
- Eficiência será comparada com outros aceleradores em plataformas heterogêneas
  - GPU
- Validação dos algoritmos será por meio de bases de dados
  - Ainda para se definir
- O trabalho final será entregue em forma de artigo

#### Objetivos

- Implementar algoritmos em FPGA e compará-los utilizando alguma base de dados com outros aceleradores em plataforma heterogêneas (GPU).
  - Foco voltado em performance e eficiência energética

## Objetivos Secundários

- Aplicar todos os conhecimentos adquiridos em iniciação científica e aulas do curso de Ciência da Computação no trabalho de conclusão de curso.
- Publicar artigo em revista.

Econômica

SEP 29, 2016 @ 12:57 PM

5,764 @

The Little Black Book of Billionaire Secrets

# Intel's Investment In FPGAs To Enable Reconfigurable Data Centers And AI Processing Of The Future

Famosa revista de negócios e economia dos EUA

Fonte: <a href="https://www.forbes.com/sites/davealtavilla/2016/09/29/intels-investment-in-fgpa-technology-enables-reconfigurable-datacenter/#46bfddca63c3">https://www.forbes.com/sites/davealtavilla/2016/09/29/intels-investment-in-fgpa-technology-enables-reconfigurable-datacenter/#46bfddca63c3</a> - Último acesso - 12/04/2018

#### Econômica

#### DELL EMC AND FUJITSU ROLL INTEL FPGAS INTO SERVERS

April 11, 2018 Jeffrey Burt



Read more

Nvidia caused a shift in high-end computing more than a decade ago when it introduced its general-purpose GPUs and CUDA development platform to work with CPUs to increase the performance of compute-intensive workloads in HPC and other environments and drive greater energy efficiencies in datacenters.

Nvidia and to a lesser extent AMD, with its Radeon GPUs, took advantage of the growing demand for more speed and less power consumption to build out their portfolios of GPU accelerators and expand their use in a range of systems, to the point where in the last Top500 list of the world's fastest ...

Fonte: <a href="https://www.nextplatform.com/?s=fpga">https://www.nextplatform.com/?s=fpga</a> - Último acesso - 17/04/2018



Informação obtida em: <a href="https://scholar.google.com.br/scholar?as\_ylo=2018&q=fpga&hl=pt-BR&as\_sdt=0.5">https://scholar.google.com.br/scholar?as\_ylo=2018&q=fpga&hl=pt-BR&as\_sdt=0.5</a> - Último acesso em 12/04/18

1.450 Acadêmica Google Acadêmico Q fpga implementation data mining Artigos Aproximadamente 1.450 resultados (0,08 s) Dica: Pesquisa para resultados somente em português (Brasil). Você pode especificar seu idioma para pesqui A qualquer momento Desde 2018 Micro Sequence Identification of DNA Data Using Pattern Mining Techniques Desde 2017 A Surendar, S Shaik, NUR Rani - Materials Today: Proceedings, 2018 - Elsevier Desde 2014 ... The hardware implementation should match a sequence with NCBI database, which grows rapidly Período específico... in ... in implementing the BLAST algorithm in previous versions of FPGA configurations due to ... Recent FPGAs provide embedded blocks of RAM which offers flexibility in design and ... Classificar por relevância 公 99 Classificar por data [HTML] A shared synapse architecture for efficient FPGA implementation of autoencoders Em qualquer idioma A Suzuki, T Morie, H Tamukoh - PloS one, 2018 - journals.plos.org Pesquisar páginas em

Informação obtida em: <a href="https://scholar.google.com.br/scholar?as\_ylo=2018&q=fpga&hl=pt-BR&as\_sdt=0.5">https://scholar.google.com.br/scholar?as\_ylo=2018&q=fpga&hl=pt-BR&as\_sdt=0.5</a> - Último acesso em 16/04/18

Pessoal



Imagem ilustrativa: <a href="https://www.mecalux.com/software/services/hardware">https://www.mecalux.com/software/services/hardware</a> - Último acesso em 16/04/18

#### FPGA (Field-Programmable Gate Arrays)

"Array de portas programáveis em campo"

De acordo com o livro **Computação** reconfigurável FPGA

"São dispositivos verdadeiramente revolucionários que combinam os benefícios do hardware e do software. Eles implementam circuitos como o hardware, proporcionando enormes benefícios de energia, área e desempenho no software, ainda podem ser reprogramados de forma barata e fácil para implementar em uma gama de tarefas".



Livro: Hauck, S. and DeHon, A.; Reconfigurable Computing; Morgan Kaufmann, 2007, 944 p.

#### FPGA (Field-Programmable Gate Arrays)

De uma maneira "um pouco" mais técnica:

FPGAs são dispositivos semicondutores que podem ser utilizados como acelerador de processos[1] ou até como prototipação de hardware[2]. São baseados em uma arquitetura reconfigurável e possui três componentes importantes:

- bloco de entrada e saída
- blocos lógicos reconfiguráveis
- chaves de interconexão [3,4]



**Obs.:** Cada autor possui uma definição para FPGA, foi feito um apanhado geral de cada artigo e criado minha própria definição.

Referências: No slide Referências.

Imagens retirada do manual no site: <a href="http://macnicadhw.com.br/produtos/kits/mercurio-iv">http://macnicadhw.com.br/produtos/kits/mercurio-iv</a>

## FPGA (Field-Programmable Gate Arrays)

#### Vantagens

- Altamente paralelo
- Flexível
- Eficiência energética (cerca de 28% mais econômico que uma GPU)
- Arquitetura reconfigurável
- Algumas operações são altamente eficientes (Ex.: shift constante, bit)

#### Desvantagens

- Existem operações que possui pouca eficiência.
  - Operações com Ponto flutuantes\*
- Tempo de compilação extremamente lento (muitas horas dependendo da complexidade do problema)
- Complexidade na programação (Verilog/VHDL)

## Analogia FPGA



Gif animado retirado em: <a href="http://www.victortrucco.com/Diversos/OQueeFPGA/OQueeFPGA">http://www.victortrucco.com/Diversos/OQueeFPGA/OQueeFPGA</a> - Último acesso em 16/04/2018

# Cronograma - 2018/1\*

| Tarefas                  | Março | Abril | Maio | Junho |
|--------------------------|-------|-------|------|-------|
| Definição do Tema        | X     |       |      |       |
| Revisão<br>Bibliográfica | X     | X     | X    | X     |
| Implementação            |       | X     | X    | X     |
| Redação do artigo        |       |       | X    | X     |

<sup>\*</sup> O cronograma pode ser mutável.

#### Referência

- [1] Alam, S. R. et al, Using FPGA Devices to Accelerate Biomolecular Simulations, IEEE Xplore, Vol. 40, 2007.
- [2] Gschwind, M.; Salapura, V.; Maurer, D. **FPGA prototyping of a RISC processor core for embedded applications**, IEEE Transactions on Very Large Scale Integration (VLSI) Systems, Vol. 9, 2001.
- [3] Chen, D.; Cong, J. and Pan, P; **FPGA Design Automation: A Survey**, Eletronic Design Automation, Vol. 1, No 3, 2006.
- [4] Cong, J.; et al; Understanding Performance Differences of FPGAs and GPUs, FCCM, 2018

Links Interessantes: <a href="https://www.nextplatform.com/">https://www.nextplatform.com/</a>

http://isfpga.org/

#### Agradecimentos













# Agradecimentos

Em especial a todos presentes!

## Agradecimentos

Em especial a todos presentes!

E para quem estiver fazendo Física 3, força pessoal!!!



\* Imagem retirada do google

#### Contatos



E-mail: michael.canesche@gmail.com

Projeto: <a href="https://github.com/canesche/INF496">https://github.com/canesche/INF496</a>

# Michael Canesche canesche

I'm student Computer Science at UFV. I love coffee and code.

## Dúvidas?



#### Respostas para possíveis perguntas (Aplicações)

- Machine learning [5]
- Deep Learning [6]
- Servidores [7]
- Roteamento de comunicações [8]
- Bioinformática [9]
- e muitas outras aplicações...

#### Link Interessante:

https://www.altera.com/products/fpga/new-to-fpgas/resource-center/overview.html



Artigo: Cong, J.; et al; Understanding Performance Differences of FPGAs and GPUs, FCCM, 2018

#### Legenda



Artigo: Cong, J.; et al; Understanding Performance Differences of FPGAs and GPUs, FCCM, 2018

#### Cálculo da performance

$$runtime \approx \frac{total\_ops * overhead\_factor}{pipe\_OPC * e\_para\_factor * freq}$$

Legenda

total\_ops: número total de operações executadas pelo kernel

overhead\_factor:

$$pipeline\_overhead = 1 + \frac{pipe\_depth}{II * pipe\_iterations}$$

$$buffer\_overhead \approx \frac{buffer\_iterations}{number\_tiles}$$

**FPGA** 

Intervalo de inicialização

1

**GPU** 

#### Cálculo da performance

$$runtime \approx \frac{total\_ops*overhead\_factor}{pipe\_OPC*e\_para\_factor*freq}$$

Legenda

pipe\_OPC: 
$$pipe\_OPC \approx ops\_per\_PE \ / \ II$$

**FPGA** 

Intervalo de

inicialização

Utilizou-se a própria ferramenta da NVidia (nvprof)

**GPU** 

#### Cálculo da performance

$$runtime \approx \frac{total\_ops * overhead\_factor}{pipe\_OPC * e\_para\_factor * freq}$$

#### Legenda

e\_para\_factor: números efetivos de pipelines paralelos

$$e\_para\_factor \approx min\{\frac{total\_FPGA\_resource}{resource\_per\_PE},\\ \frac{total\_memory\_BW}{BW\_per\_PE}\}$$
 FPGA

$$e\_para\_factor \approx number\_SMs*SM\_activity\%$$
 GPU

SM\_activity% é um fator de medição da ativação do SM (nvprof)

Artigo: Cong, J.; et al; Understanding Performance Differences of FPGAs and GPUs, FCCM, 2018

## Respostas para possíveis perguntas (Referência)

- [5] Nazemi, M.; Eshratifar, A. E., and Pedram, M.; A Hardware-Friendly Algorithm for Scalable Training and Deployment of Dimensionality Reduction Models on FPGA, ARXIV, 2018.
- [6] Moss, D. J. M. et al; A Customizable Matrix Multiplication Framework for the Intel HARPv2 Xeon+FPGA Platform: A Deep Learning Case Study; FPGA 2018; 2018
- [7] Cho, S. et al; A Full-System VM-HDL Co-Simulation Framework for Servers with PCle-Connected FPGAs, Stone Brook University, 2018.
- [8] Proietti, R., et al; Low-Latency Interconnect Optical Network Switch (LIONS), Springer Link, Optical Switching in Next Generation Data Centers, p 107-127, 2018.
- [9] Surendar, A.; Shaik, S.; Rani, N. U. R., Micro Sequence Identification of DNA Data Using Pattern Mining Techniques, ScienceDirect, Vol. 5, Issue 1, Part 1, 2018, Pages 578-587